扫一扫
分享文章到微信
扫一扫
关注官方公众号
至顶头条
(1) 高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须的,也是降低干扰的有效手段。 Protel for Windows V1.5能提供 16个铜线层和4个电源层,合理选择层数能大幅度降低印板尺寸,能充分利用中间层来设置屏蔽,能更好地实现就近接地,能有效地降低寄生电感,能有效缩短信号的传输长度,能大幅度地降低信号间的交叉干扰等等,所有这些都对高频电路的可靠工作有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,板层数越高,制造工艺越复杂,成本越高。
(2) 高速电路器件管脚间的引线弯折越少越好。高频电路布线的引线最好采用全直线,需要转折,可用45对慧线或圆弧转折,这种要求在低频电路中仅仅用于提高钢箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。用Protel布线时可在以下两处预先设置,一是在“Options”菜单的 “Track Mode”子菜单中预约以 45/90 Line或 90 Arc/Line方式布线,二是在“Auto”菜单的“Setup Autorouter…”项所打开的Routing Passes”对话框中选定“Add Arcs”,以便自动布线结束时使转角圆弧化。
(3) 高频电路器件管脚间的引线越短越好。Protel满足布线最短化的最有效手段是在自动市线前对个别重点的高速网络进行“布线”预约。首先,打开 “Netlst”菜单的“Edit Net”子菜单,会出现一个“Change Net”对话框,把此对话框中的“OptimizeMethod(布线优化模式)”选为“Shortest(最短化)”Rp可。其次,从整体考虑,元件布局时用“Auto”中Placement Tools-Shove''和“Auto”中的“Density(密度检查)”来对比调整,使元件排列紧凑,并配合“Netlist”菜单中的 “Length”功能和“Info”菜单中的Lengthof selection”功能,对所选定的需最短化的重点网络进行布线长度测量。
(4) 高频电路器件管脚间的引线层间交替越少越好。所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好,据测,一个过孔可带来约 0.5 pF的分布电容,减少过孔数能显著提高速度。Protel软件专门提供了这一功能,它在 Auto菜单的Setup Autorouter…”项所打开的Routing Passes”对话框中,有一个“Advanced”栏目,把其中的“Smoothing”设为接通即可。
(5) 高频电路布线要注意信号线近距离平行走线所引入的“交叉干扰”,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅度减少干扰。同一层内的平行走线几乎无法避免,但是在相邻的两个层,走线的方向务必取为相互垂直,这在Protel中不难办到但却容易忽视。在“Auto”菜单的“Setup Autorouter…项所打开的Routing Lagers对话框中允许对每一层的走线方向进行预定,供预选的方向有三种:“Horizontal、Vertical和 No Prefer-ence”,不少用户习惯选用“No Preference(无特定取向)”,认为这样布通率高,但是,在高频电路布线中最好在相邻层分别取水平和竖直布线交替进行。同一层内的平行走线无法避免,但可以在印板反面大面积敷设地线来降低干扰(这是针对常用的双面板而言,多层板可利用中间的电源层来实现这一功能),Protel软件过去只提供了简单的“Fill”功能来应付这种需求,现在Windows下的 Protel除此之外还在“Edit”菜单的“Place”选项中提供了更强大的放置 “Polygon Plane”的功能,即:多边形栅格(条)铜箔面,如果在放置它时就把多边形取为整个印板的一个面,并把此栅格(条)与电路的GND网络连通,那么,该功能将能实现整块电路板的某一面的“铺铜”操作,经过“铺铜”的电路板除能提高刚才所讲的高频抗干扰能力外,还对散热、印板强度等有很大好处,另外,在电路板金属机箱上的固定处若加上镀锡栅条,不仅可以提高固定强度,保障接触良好,更可利用金属机箱构成合适的公共线。在软件菜单中打开此功能后可见到一个 “Place Polygon Plane对话框,它会问你是否要把所放置的多边形栅格(条)与网络接通(connect net),若接通该项,退出对话框时将提示你给出欲接通的网络名,给定接通GND网络将能起到屏蔽层的作用。同时还会问你“铺铜”的图案是用水平条(horizonta)、竖直条(vertica)还是栅格(两者都选即可)。选用栅格将会有较好的屏蔽效果,同时,栅格网的尺寸(习惯称作为“目”)确定依据所要重点屏蔽的干扰频率而定。
(6)对特别重要的信号线或局部单元实施地线包围的措施。该措施在Protel软件中也能自动实现,它就是“Edit”菜单的“Place”下的“Outline Select-ed Items”,即:绘制所选对象的外轮廓线。利用此功能,可以自动地对所选定的重要信号线进行所谓的“包地”处理,当然,把此功能用于时钟等单元局部进行包地处理对高速系统也将非常有益。
(7)各类信号走线不能形成环路,地线也不能形成电流环路。Protel自动布线的走线原则除了前面所讲的最短化原则外,还有基于X方向、基于Y方向和菊花状(daisy)走线方式,采用菊花状走线能有效避免布线时形成环路。具体可打开 ''Netlist”菜单的“Edit Net”子菜单,出现一个“Change Net”对话框,把此对话框中的“Optimize Method(布线优化模式)”选为“Daisy Chain”即可。
(8) 每个集成电路块的附近应设置一个高频退耦电容。由于Protel软件在自动放置元件时并不考虑退耦电容与被退耦的集成电路间的位置关系,任由软件放置,使两者相距太远,退耦效果大打折扣,这时必须用手工移动元件(“ Edit”、“ Move”“component”)的办法事先干预两者位置,使之靠近。
(9) 模拟地线、数字地线等接往公共地线时要用高频扼流环节。在实际装配高频扼流环节时用的往往是中心孔穿有导线的高频铁氧体磁珠,在电路原理图上对它一般不予表达,由此形成的网络表(netlist)就不包含这类元件,布线时就会因此而忽略它的存在。针对此现实,可在原理图中把它当作电感,在PCB元件库中单独为它定义一个元件封装,布线前把它手工移动到靠近公共地线汇合点的合适位置上。
蛇形走线作用
转帖]蛇形走线有什么作用?本人和同行讨论也参考了一些资料,蛇形走线作用大致如下:希望大家补充纠正。
PCB 上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。
高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感, 使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化,所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.
因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形走线的线距>=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC 滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.
补充一:
采用蛇行线的确有助于提高主板、显卡的稳定性,有助于消除长直布线在电流通过时产生的电感现象,减轻线与线之间的串扰问题,这一点在高频率时表现得尤为明显。当然你也能够通过减小布线的密度达到相同的效果。
有条件的朋友可以观察一下手边的主板。CPU插座 -->北桥芯片、北桥-->AGP插槽、频率发生器背面、内存DIMM槽附近,这些是集中使用蛇行线的地方。究其原因,还是这些都是工作在高频,并且还需要稳定的电流信号。
在PROTEL中一般先大致手工画好线,然后把要设置的所有线为一个CLASS,选 Tools/Equalize net lengths。
补充二:
减轻线与线的串扰最主要的就是增加线间距,而和绕蛇行无关,蛇行线反而会带入导线自身的串扰问题,计算机主版个部分信号对时序要求非常严格,所以必须对每种信号进行长度匹配,以满足足够的建立和保持时间,走蛇行线仅仅是和时序设计相关,和高频信号完整性无关。我看过的国外多本信号完整性著作,还有芯片组厂商的Guildline,均没有要求设计者采用蛇行线走法,当然会有走线长度要求,但这只是符合时序规范要求。
如果您非常迫切的想了解IT领域最新产品与技术信息,那么订阅至顶网技术邮件将是您的最佳途径之一。
现场直击|2021世界人工智能大会
直击5G创新地带,就在2021MWC上海
5G已至 转型当时——服务提供商如何把握转型的绝佳时机
寻找自己的Flag
华为开发者大会2020(Cloud)- 科技行者